나노스케일 다중 금속게이트를 위한 Lift-Off 공정
저자
발행사항
청주 : 충북대학교, 2014
학위논문사항
학위논문(석사)-- 충북대학교 일반대학원 : 물리학과 물리학전공 2014. 2
발행연도
2014
작성언어
한국어
KDC
569.1 판사항(5)
발행국(도시)
충청북도
기타서명
Lift-Off Process for Nanoscale Multiple Metal Gate
형태사항
iv,45p. ; 26cm
일반주기명
충북대학교 논문은 저작권에 의해 보호됩니다
지도교수:최중범
참고문헌 : 44-45p.
소장기관
In this research, we used lift-off process to fabricate nano-scale multi-gates that can be applied to multi-quantum dot-based single-electron transistor (SET). The size of the quantum dot of the SET is proportional to the size of multi gate, which means that the gate width and the distance between multi-gates should be as small as possible. Lift-off process is significant to make nano-scale multi gates. And for this process to work well, metal grain size should be small.
Firstly, we formed nano-size patterns using electron-beam lithography and deposited Al metal by thermal evaporator, and finally we used the lift-off process to fabricate the multi-gates. We could determine the size of grains to be suitable for nano-scale multi gates, by changing three metal deposition conditions; substrate temperature, deposition rate, and degree of vacuum. After lift-off process, we fabricated nanoscale multiple metal gates of width 29 nm. The distance between multi-gates are 30 nm that determines the size of quantum dot of the SET.
The resulting fabricated nano scale multi-gates can be applied to an exclusive-OR (XOR) logic cell having two input gates with one SET, and also to a double quantum dot-based quantum bit gate.
본 논문에서는 Lift-off 공정을 이용하여 다중 양자점 단전자 트랜지스터에 적용 가능한 나노스케일의 다중게이트를 제작하였다. 먼저 전자빔 리소그래피를 이용하여 나노 크기의 패턴을 형성 하였다. 이어서 열 증착 장비를 이용하여 알루미늄을 증착 시키고 Lift-off 공정을 통해 다중게이트를 제작하였다. 양자점의 크기는 다중게이트의 크기에 비례하므로 게이트 자체의 폭과 다중게이트 사이의 거리가 모두 가급적 작아야한다. 그렇기 때문에 나노 스케일의 다중게이트를 제작하기 위해서는 Lift-off 공정이 가장 중요한데, 이를 위해서 금속의 그레인의 크기가 작아야한다. 증착온도, 증착률, 진공도의 세 가지 조건을 변화시켜가면서 금속을 증착하여 나노 스케일의 다중게이트에 적합한 그레인의 크기를 결정 할 수 있었고, Lift-off 공정 시 발생하는 문제점 개선을 통해 게이트 폭이 29nm 이고, 게이트와 게이트 사이의 거리가 30nm인 나노스케일의 다중 금속게이트를 제작할 수 있었다. 이는 SET 하나로도 두 개의 게이트를 입력으로 하는 배타적 논리합 회로를 비롯하여 이중 양자점 구조 기반 양자비트를 이용한 양자 연산 게이트 적용이 가능하다.
더보기서지정보 내보내기(Export)
닫기소장기관 정보
닫기권호소장정보
닫기오류접수
닫기오류 접수 확인
닫기음성서비스 신청
닫기음성서비스 신청 확인
닫기이용약관
닫기학술연구정보서비스 이용약관 (2017년 1월 1일 ~ 현재 적용)
학술연구정보서비스(이하 RISS)는 정보주체의 자유와 권리 보호를 위해 「개인정보 보호법」 및 관계 법령이 정한 바를 준수하여, 적법하게 개인정보를 처리하고 안전하게 관리하고 있습니다. 이에 「개인정보 보호법」 제30조에 따라 정보주체에게 개인정보 처리에 관한 절차 및 기준을 안내하고, 이와 관련한 고충을 신속하고 원활하게 처리할 수 있도록 하기 위하여 다음과 같이 개인정보 처리방침을 수립·공개합니다.
주요 개인정보 처리 표시(라벨링)
목 차
3년
또는 회원탈퇴시까지5년
(「전자상거래 등에서의 소비자보호에 관한3년
(「전자상거래 등에서의 소비자보호에 관한2년
이상(개인정보보호위원회 : 개인정보의 안전성 확보조치 기준)개인정보파일의 명칭 | 운영근거 / 처리목적 | 개인정보파일에 기록되는 개인정보의 항목 | 보유기간 | |
---|---|---|---|---|
학술연구정보서비스 이용자 가입정보 파일 | 한국교육학술정보원법 | 필수 | ID, 비밀번호, 성명, 생년월일, 신분(직업구분), 이메일, 소속분야, 웹진메일 수신동의 여부 | 3년 또는 탈퇴시 |
선택 | 소속기관명, 소속도서관명, 학과/부서명, 학번/직원번호, 휴대전화, 주소 |
구분 | 담당자 | 연락처 |
---|---|---|
KERIS 개인정보 보호책임자 | 정보보호본부 김태우 | - 이메일 : lsy@keris.or.kr - 전화번호 : 053-714-0439 - 팩스번호 : 053-714-0195 |
KERIS 개인정보 보호담당자 | 개인정보보호부 이상엽 | |
RISS 개인정보 보호책임자 | 대학학술본부 장금연 | - 이메일 : giltizen@keris.or.kr - 전화번호 : 053-714-0149 - 팩스번호 : 053-714-0194 |
RISS 개인정보 보호담당자 | 학술진흥부 길원진 |
자동로그아웃 안내
닫기인증오류 안내
닫기귀하께서는 휴면계정 전환 후 1년동안 회원정보 수집 및 이용에 대한
재동의를 하지 않으신 관계로 개인정보가 삭제되었습니다.
(참조 : RISS 이용약관 및 개인정보처리방침)
신규회원으로 가입하여 이용 부탁 드리며, 추가 문의는 고객센터로 연락 바랍니다.
- 기존 아이디 재사용 불가
휴면계정 안내
RISS는 [표준개인정보 보호지침]에 따라 2년을 주기로 개인정보 수집·이용에 관하여 (재)동의를 받고 있으며, (재)동의를 하지 않을 경우, 휴면계정으로 전환됩니다.
(※ 휴면계정은 원문이용 및 복사/대출 서비스를 이용할 수 없습니다.)
휴면계정으로 전환된 후 1년간 회원정보 수집·이용에 대한 재동의를 하지 않을 경우, RISS에서 자동탈퇴 및 개인정보가 삭제처리 됩니다.
고객센터 1599-3122
ARS번호+1번(회원가입 및 정보수정)